## Introducció als Ordinadors

Capítol 1
Característiques genèriques



Manel López

## Introducció als computadors

### **DEFINICIONS PRÈVIES**

- En un sentit genèric, un ORDINADOR és aquell aparell dissenyat per processar informació.
- Un procés es correspon a les fases o transformacions que suporta la informació per tal de resoldre un problema determinat.
- L'arquitectura d'un computador defineix el seu comportament funcional.

# Arquitectura i Organització

Arquitectura: consisteix en aquells atributs que són visibles al programador

### .Conjunt d'instruccions

- Nombre de bits usat per representació de dades
- •Mecanismes Entrada/Sortida
- Tècniques d'adreça

P.ex.:Hi ha instrucció de multiplicar?

- Organització: consisteix en com s'han implementat, típicament amagats al programador
- Senyals de control, interfícies, tecnologia de memòria
- •P.Ex.: Hi ha unitat de multiplicació per HW o es fa per addició repetida (algoritme)?

## **Definicions**

#### **ARCHITECTURE**

 In computer science, an instruction set architecture (ISA) is an abstract model of a computer. It is also referred to as architecture or computer architecture. A realization of an ISA, such as a central processing unit (CPU), is called an implementation.

#### STRUCTURE AND FUNCTION

- Structure is the way in which components relate to each other.
- Function is the operation of individual components as part of the structure.
- All computer functions are:
  - Data processing
  - Data storage
  - Data movement
  - Control

### Arquitectura i Organització

- Tota la família Intel x86 comparteixen la mateixa arquitectura bàsica
- La família System/370 comparteixen la mateixa arquitectura bàsica
- AMD i Intel comparteixen la mateixa arquitectura.
- Això proporciona compatibilitat de codi (Almenys cap enrere)
- Però la complexitat augmenta a cada generació. Potser seria més eficient començar nova arquitectura per a cada nova tecnologia e.g. RISC vs. CISC
- Organització difereix entre versions diferents

# Arquitectura Incremental

Intel va apostar el seu futur a un processador d'altes prestacions. Aquest desenvolupament portaria anys. Per competir amb Zilog, Intel va desenvolupar un processador temporal anomenat 8086. La idea era que aquest processador durés poc temps al mercat i no tingués successors. Però la història no va ser així. El processador d'altes prestacions va arribar tard al mercat i era molt lent. D'aquesta manera el 8086 va seguir en el mercat i va evolucionar a un processador de 32 bits i eventualment a un de 64 bits. Els noms van anar canviant (8086, 80286, i386, i486, Pentium), però per qüestions de compatibilitat, el conjunt d'instruccions va quedar intacte...

Stephen P. Morse, arquitecte del 8086

#### En resum:

- •Intel presenta un ISA incremental, per tal d'obtenir compatibilitat de codi
- •Moltes d'aquestes instruccions són obsoletes, però tot i això, es continuen mantenint



S. P. Morse. The Intel 8086 chip and the future of microprocessor design. Computer, 50(4): 8–9, 2017.

# Arquitectura Modular

- •RISC V un processador *open source* amb un ISA modular
- •Incorpora un nucli fonamental anomenat RV32I que permet executar un stack de SW complert.
- •La modularitat prové d'extensions opcionals estàndards que el HW pot incorporar en funció de les necessitats de cada aplicació.
- •Cal notificar al compilador quines
- •extensions existeixen en el HW.
- •Exemple RV32IMFD incorpora:
  - Multiplicació
  - Punt flotant de 32b
  - Punt flotant de 64b

| Base ISA  | Instructions | Description                                                                                   |
|-----------|--------------|-----------------------------------------------------------------------------------------------|
| RV32I     | 47           | 32-bit address space and integer instructions                                                 |
| RV32E     | 47           | Subset of RV32I, restricted to 16 registers                                                   |
| RV64I     | 59           | 64-bit address space and integer instructions, along with several 32-bit integer instructions |
| RV128I    | 71           | 128-bit address space and integer instructions, along with several 64-and 32-bit instructions |
| Extension | Instructions | Description                                                                                   |
| M         | 8            | Integer multiply and divide                                                                   |
| Α         | 11           | Atomic memory operations, load-<br>reserve/store conditional                                  |
| F         | 26           | Single-precision (32 bit) floating point                                                      |
| D         | 26           | Double-precision (64 bit) floating point; requires F extension                                |
| Q         | 26           | Quad-precision (128 bit) floating point; requires F and D extensions                          |
| С         | 46           | Compressed integer instructions; reduces size to 16 bits                                      |

## Computador com a màquina multi-nivell



### Arquitectura i Organització

# **Nivells**

### **Nivell Lògica Digital**

- •Unitats Funcionals: (ALU; Registres,..).
- •Nivell portes lògiques; Computacions primitives reduïdes a operacions Booleanes (AND, OR, NOT)
- Lògica combinacional. Registres LUTs,
- •A aquest nivell no hi ha concepte de programa. Simplement seqüencia d'operacions a ser processades

### **Nivell Microprograma**

- •Instruccions de llenguatge màquina. Interpretades. Provoca una sèrie d'instruccions simples a ser executades en el nivell inferior Lògica-Digital
- •Microprograma per cada instrucció, guardat permanentment a la memòria interna del Microprocessador

# Codificació en Binari

Representem la informació. Ex: Codificació ASCII

|   |   |   |   |   |   | ( | 0 | 1 | 0   | 1 | 1 | 0  | 0   | 1   |
|---|---|---|---|---|---|---|---|---|-----|---|---|----|-----|-----|
|   |   |   |   |   |   |   | 0 | 0 | 1   | 1 | 1 | 1  | 0   | 0   |
| 1 | 2 | 3 | 4 | 5 | 6 | 7 | 1 | 1 | 1   | 1 | 0 | 0  | 0   | 0   |
| 0 | 0 | 0 | 0 |   |   |   | @ | Р | ,   | р | 0 | sp | NUL | DLE |
| 1 | 0 | 0 | 0 |   |   |   | A | Q | a   | q | 1 | Í  | SOH | DC1 |
| 0 | 1 | 0 | 0 |   |   |   | В | R | b   | r | 2 | "  | STX | DC2 |
| 1 | 1 | 0 | 0 |   |   |   | C | S | С   | S | 3 | #  | ETX | DC3 |
| 0 | 0 | 1 | 0 |   |   |   | D | Т | d   | t | 4 | \$ | EOT | DC4 |
| 1 | 0 | 1 | 0 |   |   |   | E | U | е   | u | 5 | %  | ENQ | NAK |
| 0 | 1 | 1 | 0 |   |   |   | F | V | f   | V | 6 | &  | ACK | SYN |
| 1 | 1 | 1 | 0 |   |   |   | G | W | g   | w | 7 |    | BEL | ETB |
| 0 | 0 | 0 | 1 |   |   |   | Н | X | h   | Х | 8 | (  | BS  | CAN |
| 1 | 0 | 0 | 1 |   |   |   | 1 | Y | i   | у | 9 | )  | HT  | EM  |
| 0 | 1 | 0 | 1 |   |   |   | J | Z | ì   | Z |   | *  | LF  | SUB |
| 1 | 1 | 0 | 1 |   |   |   | K | ſ | k   | { | , | +  | VT  | ESC |
| 0 | 0 | 1 | 1 |   |   |   | L | Ñ | - 1 | Ì | < | 1  | FF  | FS  |
| 1 | 0 | 1 | 1 |   |   |   | M | 1 | m   | } | = | 2  | CR  | GS  |
| 0 | 1 | 1 | 1 |   |   |   | N | À | n   | ~ | > |    | so  | RS  |
| 1 | 1 | 1 | 1 |   |   |   | 0 |   | 0   | ? | ? | 1  | SI  | US  |

Font: www.LookupTables.com

```
Dec Hx Oct Char
                                      Dec Hx Oct Html Chr Dec Hx Oct Html Chr Dec Hx Oct Html Chr
 0 0 000 NUL (null)
                                       32 20 040 6#32; Space
                                                             64 40 100 6#64; 8
                                                                                 96 60 140 6#96;
 1 1 001 SOH (start of heading)
                                       33 21 041 6#33; !
                                                             65 41 101 4#65; A
                                                                                 97 61 141 6#97;
 2 2 002 STX (start of text)
                                       34 22 042 4#34; "
                                                             66 42 102 4#66; B
                                                                                 98 62 142 4#98;
 3 3 003 ETX (end of text)
                                       35 23 043 4#35; #
                                                             67 43 103 4#67; C
                                                                                 99 63 143 4#99;
 4 4 004 EOT (end of transmission)
                                       36 24 044 6#36; $
                                                             68 44 104 4#68; D
                                                                                100 64 144 6#100;
 5 5 005 ENQ (enquiry)
                                                             69 45 105 4#69; E
                                       37 25 045 6#37; %
                                                                                101 65 145 6#101; 6
 6 6 006 ACK (acknowledge)
                                       38 26 046 4#38; 4
                                                             70 46 106 4#70; F
                                                                                102 66 146 6#102; #
 7 7 007 BEL (bell)
                                       39 27 047 6#39;
                                                             71 47 107 4#71; 6
                                                                               103 67 147 6#103; 9
 8 8 010 BS
              (backspace)
                                       40 28 050 6#40; (
                                                             72 48 110 6#72; H
                                                                                104 68 150 6#104; h
 9 9 011 TAB (horizontal tab)
                                       41 29 051 6#41; )
                                                             73 49 111 4#73; I
                                                                               105 69 151 6#105; 1
10 A 012 LF (NL line feed, new line
                                       42 2A 052 4#42; *
                                                             74 4A 112 6#74; J
                                                                               106 6A 152 6#106; 1
11 B 013 VT
              (vertical tab)
                                       43 2B 053 4#43; +
                                                             75 4B 113 4#75; K
                                                                               107 6B 153 6#107; k
                                                             76 4C 114 4#76; L
12 C 014 FF
              (NP form feed, new page
                                       44 2C 054 6#44; ,
                                                                               108 6C 154 6#108; 1
13 D 015 CR
              (carriage return)
                                       45 2D 055 6#45; -
                                                             77 4D 115 6#77; M
                                                                               109 6D 155 6#109; 10
                                                             78 4E 116 4#78; N 110 6E 156 4#110; n
                                       46 2E 056 4#46; .
14 E 016 SO
              (shift out)
15 F 017 SI
              (shift in)
                                       47 2F 057 4#47; /
                                                             79 4F 117 4#79; 0
                                                                               111 6F 157 6#111; 0
                                       48 30 060 4#48; 0
                                                             80 50 120 6#80; P 112 70 160 6#112; P
16 10 020 DLE (data link escape)
17 11 021 DC1 (device control 1)
                                       49 31 061 6#49; 1
                                                             81 51 121 4#81; 0 113 71 161 4#113; 4
18 12 022 DC2 (device control 2)
                                       50 32 062 4#50; 2
                                                             82 52 122 4#82; R
                                                                               114 72 162 6#114; 1
19 13 023 DC3 (device control 3)
                                       51 33 063 4#51; 3
                                                             83 53 123 4#83; $
                                                                               115 73 163 4#115; 8
20 14 024 DC4 (device control 4)
                                       52 34 064 6#52; 4
                                                             84 54 124 6#84; T 116 74 164 6#116; t
                                                             85 55 125 4#85; U 117 75 165 4#117; U
21 15 025 NAK (negative acknowledge)
                                       53 35 065 6#53; 5
                                                             86 56 126 4#86; V
22 16 026 SYN (synchronous idle)
                                       54 36 066 4#54; 6
                                                                               118 76 166 4#118; 7
                                                             87 57 127 4#87; W
                                                                               119 77 167 4#119; 1
23 17 027 ETB (end of trans. block)
                                       55 37 067 4#55; 7
                                       56 38 070 6#56; 8
                                                             88 58 130 4#88; X
24 18 030 CAN (cancel)
                                                                               120 78 170 4#120; X
                                                             89 59 131 4#89; Y
                                                                               121 79 171 6#121; 7
25 19 031 EM (end of medium)
                                       57 39 071 4#57; 9
26 1A 032 SUB (substitute)
                                       58 3A 072 6#58; :
                                                             90 5A 132 4#90; 2
                                                                                122 7A 172 6#122; 2
27 1B 033 ESC (escape)
                                       59 3B 073 4#59; ;
                                                             91 5B 133 4#91; [
                                                                               123 7B 173 4#123;
28 1C 034 FS (file separator)
                                       60 3C 074 6#60; <
                                                             92 5C 134 6#92; \
                                                                               124 7C 174 6#124;
29 1D 035 GS
              (group separator)
                                       61 3D 075 6#61; =
                                                             93 5D 135 6#93; 1
                                                                               125 7D 175 6#125:
30 1E 036 RS
              (record separator)
                                       62 3E 076 4#62; >
                                                             94 SE 136 6#94;
                                                                               126 7E 176 4#126;
31 1F 037 US (unit separator)
                                       63 3F 077 4#63; 2
                                                             95 5F 137 4#95; 127 7F 177 4#127; DEL
                                                                           Source: www.LookupTables.com
                                                              224 Q
                                         192
                                         193
                              177
          147
                                                   211
          149
          150
          151
                                                   215
                                                              231
          152
                                                   216
                                                              232
          153
                                                              233
                                                   217
          154
                                                              234
                                                   218
          155
                                                   219
                                                              235
                              187
                                          203
                                                              236
                              188
                                          204
                                                   220
                                                                        252
                                          205
                                                   221
                                                              237
                                          206
                                                   222
                                                              238
                              190
                    175 »
                              191
                                                      Source: www.LookupTables.com
```

# Codifiació en Binari

| Decimal term | Abbreviation | value            | Binary term | Abbreviation | value                  | % larger |
|--------------|--------------|------------------|-------------|--------------|------------------------|----------|
| kilobyte     | kB           | 10 <sup>3</sup>  | kibibyte    | kiB          | 210                    | 2%       |
| megabyte     | МВ           | 10 <sup>6</sup>  | mebibyte    | MiB          | 2 <sup>20</sup>        | 5%       |
| gigabyte     | GB           | 10 <sup>9</sup>  | gibibyte    | GiB          | 230                    | 7%       |
| terabyte     | ТВ           | 10 <sup>12</sup> | tebibyte    | TiB          | 2 <sup>40</sup>        | 10%      |
| petabyte     | РВ           | 10 <sup>15</sup> | pebibyte    | PiB          | <b>2</b> <sup>50</sup> | 13%      |
| exabyte      | EB           | 10 <sup>18</sup> | exbibyte    | EiB          | 2 <sup>60</sup>        | 15%      |
| zettabyte    | ZB           | 10 <sup>21</sup> | zebibyte    | ZiB          | 2 <sup>70</sup>        | 18%      |
| yottabyte    | YB           | 10 <sup>24</sup> | yobibyte    | YiB          | 280                    | 21%      |

Ambigüitat de 2<sup>x</sup> vs 10<sup>x</sup> es va resoldre afegint una notació binària a tots els termes associats a l'amplada dels nombres

On anda Data roa #5 Data roa #4

### **Nivells**

#### Codi Màquina

- Conjunt d'instruccions fonamentals que la màquina pot executar
- •Expressada en un conjunt de 0's i 1's

#### Llenguatge Ensamblador

- •Equivalents alfanumèrics del llenguatge màquina
- •Mnemònics més intel·ligibles

#### **Ensamblador**

- Programa que tradueix (un-a-un) el llenguatge ensamblador a codi màquina
- •El llenguatge"nadiu" del computador és el codi màquina

| Op code                   | Data reg. #5 Data reg. #4                  |
|---------------------------|--------------------------------------------|
| MC68000 Assembly Language | Machine Language                           |
| MOVE.W D4, D5             | 0011 101 000 000 100                       |
| ADDI.W #9, D2             | 00000110 01 000 010<br>0000 0000 0000 1001 |

Two Motorola MC68000 Instructions

### **Nivells**

Format de les instruccions en assemblador: S'ajusta a les característiques de la màquina.

Parts de les Instruccions:

El codi de la Operació + el tipus de operació Operands

### Exemple

El format d'instruccions d'un processador consta de 3 camps. El primer correspon al codi de l'operació que volem executar (OP code), el segon al operand font i el tercer a l'altre operand font, que, a més es fa servir per depositar el resultat de l'operació. Ex: SUMA M1, M2. SUMA serà el OP code i la instrucció executarà la suma del contingut de M1 més el contingut de M2 i guardarà el resultat en M2.

El repertori d'instruccions del processador és de 50

Si els operands es determinen donant les adreces que ocupen en la memòria principal i aquesta pot tenir un mida màxima de 64KBytes, quin serà el format de la instrucció i la longitud dels seus camps en bits si l'espai mínim assignat de memòria és de 1 Byte de dades.

### **Nivells**

#### Resposta

El Op. Code serà de 6 bits ja que amb aquests podem arribar a tenir un nº de 64 combinacions, que és superior a les 50 necessàries.

El camp dels dos operands serà de 16 bits cada un, ja que per adreçar una memòria de 64KBytes precisem de 16 bits (2<sup>16</sup> = 65.536 = 64 KB)

Per tant el format de la instrucció serà de 38 bits

Hi ha altres possibilitats, que es veuen al capítol 3

estem suposant que la memoria s'agrupa en words de 32 bits 4 bytes

### Arquitectura i Organització

## Traducció - Interpretació

Instrucció L1: 00000011 11000011

Instrucció Equivalent L2: ADD A, B





### **Nivell Sistema Operatiu**

- •Un Sistema Operatiu és un *programa* que proporciona un entorn en el que l'usuari pot executar altres programes de manera convenient i eficient.
- •És responsable de controlar els recursos del sistema (en temps I espai), assignant recursos als programes d'usuari i monitorant la integritat del sistema
- •Proporciona serveis a programes per facilitar la tasca del programador. Aquests serveis poden ser invocats per el programa d'usuari a través de crides al sistema (system calls)
- •La majoria del codi generat per nivells superiors és passat directament al nivell llenguatge màquina

### Llenguatges Alt-Nivell

- •Llenguatges Compilats: C, C++,Fortran, Java, Swift
- •Llenguatges Interpretats: Perl, Python, JavaScript, Bash
- Amaguen al programador els detalls arquitecturals de baix nivell
- •Els llenguatges d'alt nivell són generalment independents de la màquina



### Llenguatges Alt-Nivell

```
for (int i=0;i<N_MAX;i++){
        double b = i+CONSTANT;
```



SUB R1,R1,R1;# sub font1, font2, destí **SUB R2,R2,R2 SUB R3,R3,R3 SUB R4,R4,R4** ADDI R4, CONSTANT, R4 for\_loop:

loop:

ADDIR1, N MAX, R1 ADD R4,R2,R2 **ADDI R2,1,R2** SUBI R1,1,R1 **BG** loop

## Estructura i Funció

- A cada nivell el dissenyador ha de considerar
- **Estructura**: La manera amb que es relacionen uns components amb els altres.
- •Funció: L'operació dels components individuals com a part de l'estructura

### **Funció**

- Les funcions d'un computador són:
- Processat de dades
- Emmagatzematge de dades
- Moviment de dades
- Control

# Visió Funcional

·Visió funcional d'un computador



# Operacions (1)

### Moviment o transferència de dades

•P.ex. Teclat a pantalla



# Moviment o transferència de dades

Exemple de moviment de dades

- 1) De teclat a memòria i de memòria a pantalla
- •(Llenguatge ensamblador IA32)

IN 04h (captura de dades DES DE l'adreça 04h)

- IN 04h # guardo contingut de disp. Localitzat en l'adreça 04h en registre A
- STA Memoria # guardo contingut registre A en la posició de memòria Memoria

OUT 05h (sortida de dades CAP A l'adreça 05h)

# Operacions (2)

## Emmagatzematge (Data Storage)

•P.ex. Dades transferides des d'un entorn extern (internet) a disc



## Emmagatzematge (Data Storage)

- De memòria a CPU LOAD R2,offset(R1)
- 2) De CPU a memòria STORE R1, offset(R2)

Ex. [R1] = 0, offset = 2  $^{\text{@5}}$  [R2] = 0000001100101101 [R2] = 032Dh  $^{\text{@N}}$ 



# Operacions (3)

Processat des de/a emmagatzematge



# Processat i emmagatzematge

## Exemple

# càrrega de MP a CPU

LOAD 3(R0), R1

LOAD 4(R0), R2

# processat

**SUB R3,R3,R3** 

loop: ADD R1,R3,R3

SUBI R2, 1, R2

**BG** loop

# emmagatzematge

**STORE R3, 5(R0)** 



# Operacions (4)

 Processat des d'emmagatzematge a Entrada/Sortida



### **Nivells**

Estructura simplificada del computador proposada per Von Neumann



### Arquitectura i Organització

### **Nivells**

Estructura Harvard. Usualment utilitzada en microcontrol·ladors i sistemes empotrats



## Estructura

- Principals Components d'un Computador
- Unitat Central de Procés (CPU)

Controla l'operació del computador I fa el processat de dades

#### Memòria primària

Guarda dades

### Entrada / Sortida (E/S)

Mou dades entre el computador I l'entorn extern

### Sistema de connexió (BUS)

Mecanisme que proporciona comunicacions entre els components del sistema,

BUS= conjunt de línies agrupades que condueixen senyals relacionats

# Estructura – Nivell superior





Bus de sistema = constituït per 3 busos:

**Dades** 

Adreces

Control

#### Bus de sistema:

- -Constituït per 50 100 linies. Cada una amb la seva funció particular.
- **Bus de dades**: Proporcionen un camí per transmetre dades entre els mòduls del sistema. Normalment consta de 8, 16 o 32 línies diferents (amplada del bus). Això determina el nº de bits a transmetre en un interval de temps.
- L'amplada del bus és clau per determinar les prestacions del conjunt del sistema
  - Ex: Amplada de bus de 8 bits, instruccions de 16 bits

- -Bus d'Adreces: S'utilitza per designar la font o el destí de les dades. P.E. Si la CPU desitja llegir una paraula (8, 16, o 32 bits) de dades de la memòria, posarà la direcció de la paraula al bus de direcció.
- i) L'amplada del bus d'adreces determina la màxima capacitat de memòria possible del sistema.
- ii) Les línies d'adreces també s'utilitzen per adreçar els ports d'E/S.
- iii) Els bits d'ordre més alt s'utilitzen per seleccionar una posició de memòria o un port E/S dintre del mòdul.

Ex: BUS de 8bits. La direcció 01111111 o inferiors fan referència a posicions dintre d'un mòdul de memòria. La direcció 10000000 i superiors designen dispositius conectats a un mòdul E/S,

- -Bus de control. S'utilitza per control.lar l'accés i l'ús de les línies de dades i de adreces. Això es fa ja que les línies de dades i d'adreces són compartides per tots els components, i per tant ha d'existir una forma de control.lar el seu ús.
- i) Transmissió d'ordres: Especifiquen les operacions a realitzar
- ii) Transmissió d'informació de temporització entre mòduls del sistema, indicant la validesa de les dades i les adreces.

#### Ex. Línies de control típiques:

- . Escriptura en Memòria
- . Escriptura de E/S
- . Lectura de E/S
- . Petició de Bus
- . Cesió de Bus

. . . .

Funcionament del BUS:

Si un mòdul desitja enviar una dada a un altre mòdul farà dues coses:

- 1.- Obtenir l'ús del bus
- 2.- Transferir la dada a través del bus

Si un mòdul desitja demanar una dada un altre mòdul haurà de:

- 1.- Obtenir l'ús del bus
- 2.- Transferir la petició a l'altre mòdul mitjançant les línies de control i adreces apropiades

#### BUS Genèric de sistema

Exemple d'ús dels busos:



#### **BUS Genèric de sistema**

Exemple d'ús dels busos:



### Estructura - La CPU

Principals components de la CPU UNITAT DE CONTROL (UC) CPU •UNITAT DE PROCÉS (UP) ALU i Computador Registres altres E/S recursos Bus de CPU sistema∖ BUS i connexió interna Memòria UP UC Unitat de Control

#### Estructura - Unitat de procés (UP)

#### ALU i altres recursos:

- Unitat aritmètic-lògica
- Basada en sumador
- Suma, resta, complementació, x2, /2
- AND, OR, XOR,.. (bit-a-bit)
- Multiplicador, Desplaçador, LUT

#### REGISTRES

- Propòsit específic:
  - □ IR, PC, SP, Status, AR, DR, AC
- Propòsit general
  - Conjunt de registres (dual port)

#### BUS i connexions internes

- DADES; ADRECES; CONTROL
- Diferents estructures de BUS dades

#### Estructura – Unitat de Control (UC)

- Unitat de Control cablejada (hardwired)
  - Màquina d'estats fixa.
  - Diferents estratègies de disseny
- Unitat de Control Microprogramada
- La unitat de control és en si un petit computador.
- Una instrucció del processador és implementada amb un microprograma amb determinat nombre de microinstruccions
- Lògica seqüencial Control de l'ordre dels esdeveniments
- Microprograma
- Memòria del microprograma

#### Estructura busos. Accés MP-CPU



#### Estructura busos. Accés MP-CPU



Diagrama de blocs General d'un Computador



# Placa Base: Chipset

North Bridge: Controla l'accés a CPU, MP i AGP (Port d'Acceleració Gràfica)

- Conecta la CPU amb MP
- Conecta la CPU amb AGP o bé
- Conecta la CPU amb PCI Express

This configuration introduced latencies in the system, since every time the processor wanted to access some address of the RAM memory to record or recover data, it had to send the information through the Front Side Bus (FSB), so that, later, it would be sent through the memory bus to RAM



\*Font: Puente Norte - Wikipedia



North Bridge has been integrated within the silicon and the circuitry corresponding to the very processor it serves.

This redesign of the motherboard structure has evolved over time, and successive generations. Until, nowadays, it is the processor itself that is in charge of managing, not only the RAM bus, but also the PCIe bus belonging to the graphic card(s).

## North Bridge

- PCI Express és un desenvolupament del bus PCI molt més ràpid
- Es basa en el bus PCI, està pensat per fer-se servir com a bus local.
- Cada ranura d'expansió porta 1, 2, 4, 8 ó 16 carrils de dades entre la placa base i les targetes connectades. Pot assolir amples de banda de 500MB/s per cada canal → en el cas de fer servir x16 podem arribar a 8GB/s en cada adreça per a PCIE 2.x
- 8 carrils tenen un ample de banda comparable a la versió més ràpida de AGP

<sup>\*</sup>Font: PCI Express - Wikipedia

## North Bridge

•AGP (Accelerated Graphics Port) és una especificació de bus que proporciona una connexió directa entre l'adaptador de gràfics i la memòria. És un port → Només permet connectar

un dispositiu

Conté la majoria dels senyals del bus PCI + agregats



<sup>\*</sup>Font: AGP - Wikipedia

# Placa Base. Chipset

- La funcionalitat que trobem al chipset inclou:
- Bus PCI
- . Bus ISA
- . Bus SPI
- · System Management Bus (SMBus)
- Controlador DMA
- . Controlador de Interrupcions
- · Controlador IDE (SATA o PATA)
- Pont LPC
- . Real Time Clock
- Administració de potencia eléctrica APM i ACPI
- BIOS
- . Interfaç de so AC97 o HD Audio.



## Chipset

- Peripheral Component Interconnect o PCI és un bus estàndard de computadores per connectar dispositius perifèrics directament a la placa base
- Molt comú en Pcs i Labtops on ha substituit al bus ISA



## Chipset

Industry Standard Architecture (ISA). Dissenyat per connectar targetes d'ampliació a la placa base. Baixa velocitat. Substituït per PCI



## Chipset

•Serial ATA o S-ATA (acrònim de Serial Advanced Technology Attachment) és una interfície de transferència de dades entre la placa base i alguns dispositius d'emmagatzematge, com pot ésser el disc dur, o bé d'altres dispositius d'altes prestacions que encara s'estan desenvolupant. Serial ATA substitueix la tradicional Parallel ATA o P-ATA (estàndard que també és conegut com a IDE o ATA). El S-ATA proporciona velocitats més altes, més aprofitament quan hi ha diversos discos, més longitud de cable de transmissió de dades i capacitat per a connectar discos en calent (amb l'ordinador encès).

 Actualment és una interfície extensament acceptada i estandarditzada a les plaques mares de PC.



### Placa Base: Exemple



# Placa Base: Exemple

